세일즈코드화살표

미리보기는
3 페이지 까지 제공됩니다.

  • 공학,기술계열
  • 저항의 합성 및 KCL/KVL 법칙 전기회로 실험 및 설계 실험(2) 3주차 예비보고서

  • 전기회로 실험 및 설계 실험(2) 3.hwp
  • 등록인 wjdtjq200
  • 등록/수정일 20.09.21 / 20.09.21
  • 문서분량 6 페이지
  • 다운로드 1
  • 구매평가
판매가격 1,900원
같은분야 연관자료
보고서설명
DC power supply와 Multi-meter를 이용하여 저항회로를 구성한다. 저항에 대한 전류와 전압을 측정하여 저항의 합성과 전압 전류의 분배 법칙 등을 확인하고, Kirchhoffs law 중에서 전압법칙과 전류법칙이 성립하는지 실험을 통하여 확인한다.
본문일부/목차
저항은 회로에서 전압을 맞추거나 발진 등에서 공명주파수를 맞추기 위해서 사용한다. 저항을 때에 따라서 여러 개 연결하여 사용하게 되는데, 연결된 전체 저항값을 합성저항이라 한다. 직렬일 경우는 각각의 저항값을 더한 값이 전체 저항이 되고, 병렬일 경우는 각 저항의 역수를 합한 것이 전체 저항값의 역수가 된다.
합성저항값 1개의 저항은 따라서 여러 개의 저항의 연결과 등가회로(같은 역할을 하는 회로)가 된다. 직렬로 저항 R₁과 R₂를 연결했을 경우, 전체 전압 V는 전압강하에 의해 각각 저항에 걸리는 전압(V₁, V₂)의 합이 된다. 키르히호프의 법칙에 의해 전류(I)는 같으므로 합성저항 R은 다음식과 같이 옴의 법칙(V = I R)을 사용해서 구할 수 있다.
V =V₁ + V₂= I R₁ + I R₂ = I (R₁ + R₂) = I R, R =R₁ + R₂
병렬로 저항 R₁과 R₂를 연결했을 경우는 전압(V)은 전기적 위치에너지 차이므로 두 저항에 대해 서로 같고, 전류는 나뉘어서 흐르므로 키르히호프의 법칙에 의해 전체 전류(I)는 각각의 전류(I₁, I₂)의 합이 된다.
I = V/R = I₁ + I₂ = V/ R₁+ V/R₂,1/R = 1/R₁ + 1/R₂
연관검색어
#전기회로 전기회로실험 홍익대 전기회로실험보고서 전자전기공학부 전기회로 실험 및 설계 실험(2)

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책

· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
  환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)

· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.

· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다.
저작권침해신고 바로가기

 

출석대체과제물바로가기 기말과제물바로가기