로그인 회원가입 고객센터
레포트자기소개서방송통신서식공모전취업정보
카테고리
카테고리
카테고리
카테고리
campusplus
세일즈코너배너
자료등록배너

Fabrication process of CMOS - CMOS 제작 공정


카테고리 : 레포트 > 공학,기술계열
파일이름 :Fabrication process.hwp
문서분량 : 9 page 등록인 : leewk2547
문서뷰어 : 한글뷰어프로그램 등록/수정일 : 13.07.15 / 13.07.15
구매평가 : 다운로드수 : 0
판매가격 : 2,000

미리보기

같은분야 연관자료
보고서설명
p 채널의 MOS 트랜지스터와 n 채널의 그것을 서로 절연하여 동일 칩에 만들어 넣어 양자가 상보적으로 동작하도록 한 것으로, 소비 전력은 μW 정도이고 동작은 고속, 잡음 배제성이 좋다. 전원 전압의 넓은 범위에서 동작하고, TTL에 적합하며 동일 회로 내에서 공존 가능하다. 팬아웃 용량도 크다
본문일부/목차
웨이퍼제작
실리카 → 환원 → 다결정 상태의 고순도 실리콘 → 쵸크랄스키 성장법 → 단결정 고순도 실리콘
쵸크랄스키 성장법 : 석영도가니 속의 고순도 실리콘은 고주파 유도 가열에 의해 융점보다 약간높은 온도가 유지 → 씨결정(단결정 실리콘 조각)을 액면에 접촉하고 축을 회전 시키면서 시간당50~100nm의 속도로 끌어올리면 씨결정과 같은 방향으로 원통형의 단결정 성장(실리콘 잉곳) →붕소 첨가 시에는 p형, 비소 첨가 시에는 n형 실리콘 잉곳이 됨. 잉곳은 선반 같은 도구로 일정한 지름을 갖도록 가공됨.(산화로,CVD로,확산로 공정에 적합하게 만들기)
플랫을 두개 만듦 → 주 플랫(자동정렬, 집적회로를 웨이퍼의 결정 방향에 맞게)
보조플랫(잉곳의 타입, 웨이퍼 방향)
BJT공정 - (111) 에피택셜 성장속도 빠름 - 주 플랫, 보조플랫 45°
CMOS - 표면 상태밀도가 비교적 작은 (100) - 주플랫, 보조플랫, 90°, 180°
주로 p형을 많이 사용, 24장 = 1 lot, 공정은 lot단위로 수행
한쪽 표면은 광학거울 수준의 완벽한 평면
연관검색어
Fabrication process of CMOS

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기

 

⼮üڷٷΰ ⸻ڷٷΰ thinkuniv ķ۽÷