BJT Technologies
) RTL(Resistor-Transistor Logic)
RTL은 저항과 트랜지스터를 이용하여 논리 게이트를 실현한 것이다.
위의 회로에서 출구 전압의 높은 값은 이 출구단자에 걸린 다음 게이트가 몇 개인가에 따라 변하게 된다. 즉 fan-out이 늘어남에 따라 저항 Rc에 연결되는 병렬저항 RB의 개수가 늘어나게 되고, 따라서 는
로, n값에 따라서 줄어들게 된다.
) DCTL (Direct Coupled Transistor Logic)
RTL 회로에서 베이스(Base)저항을 제거한 것으로 기본 동작은 RTL과 같다.
아래 그림은 DCTL NOR gate로 이 게이트에서는 npn 트랜지스터가 콜렉터를 공유하므로 이들 트랜지스터를 하나의 n영역에 집적 시킬수 있게 된다. 따라서 DCTL은 트랜지스터를 위한 isolation pocket과 저항을 위한 isolation pocket을 필요로 하며, 더구나 회로에 쓰이는 모든 저항을 한 pocket에 집적시킬수 있으므로, 집적도의 측면에서 매우 유리한 개념이다.
DCTL 회로는 저전압 전원(1.5V)에 의한 동작이 가능하며, 전력소모가 작은 장점이 있다. 단점으로는 전류 hogging현상(트랜지스터의 특성치가 있으면 베이스-에미터간의 전압강하가 가장 적은 트랜지스터로 잔류의 대부분이 흘러 트랜지스터의 정상동작을 방해하는 현상)이 있다.
) I2L (Intergrated Injection Logic)
DCTL의 변형회로이며, 쌍극성 TR 기술을 이용한 LSI(대규모 집적회로)용으로 대단히 우수한 게이트이다. 부하저항을 pnp 트랜지스터로 대치함과 동시에 또 isolation의 필요성 자체를 없앰으로써 집적도의 관점에서 게이트 구조의 최적화를 시도한 논리회로의 개념이 1972년에 도입된 intergrated injection logic (I2L), 혹은 merged transistor logic (MTL...
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기