로그인 회원가입 고객센터
레포트자기소개서방송통신서식공모전취업정보
카테고리
카테고리
카테고리
카테고리
campusplus
세일즈코너배너
자료등록배너

[레포트] unit5 / UN IT 5 FLIP FLOPS◈unit objective 디지


카테고리 : 레포트 > 기타
파일이름 :unit5, UNIT 5 FLI.hwp
문서분량 : 7 page 등록인 : deadfile
문서뷰어 : 한글뷰어프로그램 등록/수정일 : 08.10.09 / 08.10.09
구매평가 : 다운로드수 : 0
판매가격 : 1,000

미리보기

같은분야 연관자료
보고서설명
UNIT 5 FLIP-FLOPS◈unit objective 디지털 논리 ...
본문일부/목차
UNIT 5 FLIP-FLOPS◈unit objective 디지털 논리 Fundamntals 회로에서의 D flip-flop과 RS flip-flop의 작동을 관찰하자.◈Unit fundamentals F F 회로는 1과 0의 출력상태를 가진다. F F은 bi-stable이다; 보수상태로 스위치 될 때 까지 하나의 논리 상태를 유지한다. high이면 low 상태로 유지한다. flip-flop은 기억 소자, 저장 소자, 동조 회로, 시스템 리셋 소자로 쓰인다. F F회로는 기본 로직 게이트나 많은 게이트로 구성된 IC로 구성된다. F F 회로는 여러 가지 형태가 있다. 위의 그림은 RS flip-flop 과 D flip-flop을 보여준다. 일반적으로 F F 회로는 Q와 Q-not으로 명명되는 두 개의 출력을 가진다.입력은 set(preset), reset(clear), data, clock 신호를 포함한다.Q와Q-not은 보수 관계이다. Q가 1이면 Q-not은 0이다. 어떤 flip-flop은 clock 신호를 입력으로 한다. clock신호의 transition이나 특별한 로직 레벨은 flip-flop을 데이터 신호의 로직 레벨에 반응하게 한다. flip-flop이 작동하는 두 가지 clock 신호를 보여준다. clock 입력에서의 심벌은 clock 신호를 정의한다. positive transition clock은 왼쪽 flip-flop처럼 데이터 입력에 반응하게 된다. clock 심벌은 삼각형이다. negative transition clock은 오른쪽 flip-flop처럼 데이터 입력에 반응하게 된다. clock 심벌은 원과 삼각형이다.◈New terms and words①bi-stable 출력은 스위치 이전의 하나의 논리 상태를 유지한다.②clear(to reset) flip-...
연관검색어
레포트 unit5 / UN IT 5 FLIP FLOPS◈unit objective 디지

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기

 

⼮üڷٷΰ ⸻ڷٷΰ thinkuniv ķ۽÷