1. 순차논리(Sequential logic) - Latch Flip-Flop 가. 실험목적 1) Latch와 Flip-Flop의 특성을 알아보자. 2) 클럭 신호에 따른 출력상태를 알아보자. 나. 실험장비 1) 부품 7-세그먼트 2개, 딥, 푸쉬, 토글 스위치 각각 1개, IC 72555 1개, 7421 1개, 7448 2개, 7475 1개, 7474 5개, LED 8개, 저항 270 10개, 1K 4개, 가변저항 47K 1개, 캐패시터 47㎌ 2) 장비 Bread Board, Power Supply 다. 기본이론 1) D Latch C D Q(t+1) 0 X 1 0 1 1 Q(t) No change 0 Reset 1 Set D 래치는 단지 D(data)와 C(control)의 2개의 입력만 가지고 있다. 입력 D는 제어입력을 가진 SR 래치의 입력 S에는 그대로 입력되고, 입력 R에는 보수가 되어 입력된다. 제어신호가 0에 있는 동안에는 교차결합된 SR 래치의 입력 S와 R이 모두 1에 있기 때문에 D값에 상관없이 회로의 상태는 그대로 유지된다. 단지 C=1일 때만 D의 입력이 회로에 영향을 미친다. 이 상태에서 D=1이면 Q=1이고 Q`=0이 되어 회로는 세트 상태가 된다. 또한 D=0이면, Q=0이고 Q`=1이 되어 회로는 리세트 상태가 된다. 2) D Flip-Flop D Q(t+1) 0 1 0 Reset 1 Set 상승-에지-트리거하는 플립플롭은 클럭 펄스가 상승 전이가 될 때만, D의 값이 Q에 전달된다. 클럭의 1에서 0으로의 하강 전이에 대해서는 출력이 변하지 않는다. 또한, CLK가 0 또는 1로 일정하게 유지될 때도 출력은 변하지 않는다. 그러므로 이 플립플롭은 클럭 펄스의 0에서 1로의 상승 전이에서만 응답하고, 나머지에 대해서는 절대 응답하지 않는다. 라. 실험과정 1) Cloc...
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기