로그인 회원가입 고객센터
레포트자기소개서방송통신서식공모전취업정보
campusplus
세일즈코너배너
자료등록배너

메모리 셀 3D 적층 기술 개발


카테고리 : 레포트 > 기타
파일이름 :20070418.jpg
문서분량 : 1 page 등록인 : etnews
문서뷰어 : 뷰어없음 등록/수정일 : 07.04.17 / 07.04.17
구매평가 : 다운로드수 : 0
판매가격 : 300

미리보기

같은분야 연관자료
[연중기획-온리원 부품소재를 향해] <4부-4> 공정한계, 이렇게 극복한다... 1 pages 300
보고서설명
메모리 셀 3D 적층 기술 개발
본문일부/목차
재미 한인 과학자들이 주축이 돼 설립한 미국 벤처기업 비상(BeSang, 대표 이상윤)이 웨이퍼 생산량을 3∼5배 향상시킬 수 있는 기술을 개발했다.
포브스를 비롯한 미국 언론에 소개되기도 한 이 기술은 웨이퍼를 몇 장을 올리는 3D 패키지 적층 기술과는 달리 한 장의 웨이퍼 안에 메모리 회로를 쌓아올려 같은 웨이퍼로도 3∼5배 가량 더 많은 메모리를 생산할 수 있다. 이 기술이 상용화되면 메모리 생산 업체들이 수 조원에 달하는 생산 설비 증설 비용을 절약할 수 있다. 비상은 이 기술을 통해 같은 크기에서 용량을 8배 늘린 노어플래시를 개발해 상용화 가능성을 입증했다.
이 기술은 또 시스템온칩(SoC)에서도 임베디드 메모리를 로직 회로 위에 세울 수 있고 CMOS 이미지센서(CIS)에서도 메모리를 위에 적층함으로써 CIS가 빛을 받아들일 수 있는 공간을 충분히 확보, 크기가 작으면서도 성능이 우수한 CIS를 개발할 수 있다. 관련기사 인물면
최근 내한한 이상윤 사장은 “레이어와 회로에 열처리를 분리해 적용할 수 있는 독특한 기술을 개발해 3차원 적층에 성공했다.“며 "웨이퍼 표면 층이 다른 웨이퍼 위에 그대로 붙기 위해서는 1000℃이상 고온처리가 필요하지만, 회로를 구성하는 아연이나 알루미늄 구리 등은 400℃를 넘어서면 녹는 성질이 있어 열처리 분리 기술이 필요하다.”고 말했다.
문보경기자@전자신문, okmun@
연관검색어
메모리 셀 3D 적층 기술 개발

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기

 

ϰڷٷΰ thinkuniv ķ۽÷