1. Register와 Counter의 정의
2. Register
3. Shift Register
4. Ripple Counter
5. Synchronous Binary Counters
2. Register
flip-flop이 trigger되는 방식은 level trigger, edge trigger, master slave 형태로 구분할 수 있는데, 클럭 펄스를 enable 신호로 생각하여 이것에 의해서 level trigger되는 flip-flop을 latch라고 하고, 클럭 펄스에 의해서 edge trigger(master slave 방식도 edge trigger임)되는 것을 flip-flop이라 한다.
latch는 level trigger 되므로 펄스의 폭이 넓다고 가정할 때 펄스 후반에 입력의 변화가 있으면 다시 출력에 영향을 미치게 되지만 flip-flop은 edge trigger되므로 펄스의 폭에 관계 없이 펄스가 변하는 순간의 입력을 sampling하여 출력을 결정하므로 펄스의 폭이 넓을 때 그 동안에 생기는 입력의 변화가 출력에 영향을 주지 못한다.
․ 병렬 입력(parallel load)이 가능한 Register
레지스터의 내용을 원하는 정보로 바꿀 경우가 많은데, 이런 경우에 레지스터를 새로운 정보로 load시킨다고 한다. 레지스터의 모든 bit를 클럭 펄스에 의해서 새로운 정보로 동시에 바꿀 때 parallel load라고 한다.
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기