마이크로프로세서를 verilog code로 구현한 파일입니다.
압축파일 내에는 다음과같은 파일이 있습니다.
1. 마이크로프로세서 설계 요구사항 (pdf파일)
2. ALU, RAM, IO, Control block과 TOP block의 베릴로그 코드
3. 프로젝트 내용이 정리된 레포트파일(docx 파일)
문법오류 없고, FPGA 보드에 올려서 작동까지 확인한 verilog code입니다.
해당 마이크로프로세서는
Addition, Addition Immediate, Subtraction, AND, OR, Not, Left Shift, Right Shift의 연산을 수행하며, 값을 저장할수있는 SRAM이 설계되어있습니다.
본문일부/목차
베릴로그 코드뿐만 아니라, 최종 보고서까지 첨부되어있어서
레포트를 처음부터 작성할 필요없이 필요한 부분만 수정하시면 됩니다.
베릴로그 코드뿐만 아니라, 최종 보고서까지 첨부되어있어서
레포트를 처음부터 작성할 필요없이 필요한 부분만 수정하시면 됩니다.
베릴로그 코드뿐만 아니라, 최종 보고서까지 첨부되어있어서
레포트를 처음부터 작성할 필요없이 필요한 부분만 수정하시면 됩니다.
베릴로그 코드뿐만 아니라, 최종 보고서까지 첨부되어있어서
레포트를 처음부터 작성할 필요없이 필요한 부분만 수정하시면 됩니다.
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기