로그인 회원가입 고객센터
레포트자기소개서방송통신서식공모전취업정보
campusplus
세일즈코너배너
자료등록배너

[디지털 회로 설계] 4-Bit D Flip Flop 설계


카테고리 : 레포트 > 공학,기술계열
파일이름 :[디지털 회로 설계] 4-Bit D.hwp
문서분량 : 8 page 등록인 : leewk2547
문서뷰어 : 한글뷰어프로그램 등록/수정일 : 13.07.30 / 13.07.30
구매평가 : 다운로드수 : 0
판매가격 : 2,000

미리보기

같은분야 연관자료
디지털 회로설계 - 고속 동작 덧셈기 설계... 15 pages 2000
디지털 회로설계 - 고속 동작 곱셈기 설계... 9 pages 2000
디지털회로 설계언어 프로젝트 - 자판기 코딩에 대해서... 26 pages 2000
디지털 논리회로 설계 및 실습 - 논리 프로브 구성 결과 보고서... 4 pages 2000
디지털논리회로 - 고속 동작 곱셈기 설계... 7 pages 2000
보고서설명
1. 제목 : 4-Bit D Flip Flop 설계

2. 개요 :

1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다.
본문일부/목차
<1-bit flip flop>
(1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다.
(2) 위와 동일한 입출력을 가진 1 bit D F/F을 logic gate로 설계한다.
(3) 둘의 설계 과정과 결과를 비교해 본다.
<4-bit flip flop>
(4) preset, clear, clock을 입력하고, D가 0에서 3인 벡터를 input으로 Q와 notQ를 output으로 하는 4bit의 D F/F을 1bit F/F를 통해서 만든다.
(5) 설계한 F/F를 결과 값을 출력하여 이해한다.

디지털 논리회로에 있어서 Latch는 하나 이상의 비트를 저장하기 위한 디지털 논리회로를 말한다. 전기적으로 두개의 안정된 상태를 가지고 있어서 입력된 한 비트 신호를 저장할 수 있는 전자 회로, 입력과 출력 신호 변화는 clock과 동기 되지 않는다. Latch는 디지털 회로에 있어서 하나의 데이터 입력, 다른 하나의 클록 입력, 그리고 하나의 출력을 갖는다. 즉 디지털 회로의 입력이 시작되면 입력되고 있는 데이터는 저장되고 클럭 입력이 비활성화될 때 출력으로 전달된다. Latch는 출력신호와 출력의 변화가 clock과 동기 되지 않으므로 클록이 활성화 될 때까지 그 값을 유지한다.
연관검색어
디지털 회로 설계

구매평가

구매평가 기록이 없습니다
보상규정 및 환불정책
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시
환불(재충전) 해드립니다.  (단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.

저작권안내

보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기

 

⼮üڷٷΰ ⸻ڷٷΰ thinkuniv ķ۽÷