이번 실험의 목적은 4비트 2진/Excess-3 코드 변환기의 설계, 회로 구성 및 시험과 오버플로우 감지기능을 갖춘 부호 수 가산기를 설계하는 것이다.
이번 실험은 비교기와 가산기를 다루는 것인데 이제부터 점점더 소자가 복잡해 지기 시작하고 회로가 복잡해 지기 시작 하는것 같다. 먼저 가산기를 보면 4비트까지 가산이 가능하며 A와 B의 두가지가 있는데 각각 더 할 숫자의 입력을 넣는 것이다. 먼저 그림11-1의 회로는 0000부터 1111까지 계속 A에 넣어 주는데 B에는 9가 될 때 까지는 0000을 B에 입력해서 더하기를 하면 원래의 숫자가 나오게 되고 10이 넘어가면 비교기를 이용해서 A>B가 크다라는 것을 판단하게 되어 그쪽에 HIGH가 출력되는 것을 이용 해서 가산기 B입력에 와 에 HIGH를 입력하게 된다.
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기