타이머 IC 및 논리 소자를 이용하여 디지털 스톱 워치를 제작한 과정과 이론을 소개한 프레젠테이션 입니다. 각 제작 흐름 순서대로 동작원리를 자세한 그림으로 표현하였습니다. 디지탈 논리회로를 이해 하는데 많은 도움이 될 것입니다.
본문일부/목차
제작 개요 및 목표
스톱워치의 동작
스톱워치의 내부적 순서
스톱워치 내부 클럭의 흐름
전원부 구성
Ne555의 주기 계산
IC 내부 및 동작원리
JK 플립플랍 진리표
IC 조합
리셋부의 원리
*제작 개요 및 목표*
개요 : 타이머 IC 및 논리 소자를 이용하여 디지털 스톱 워치를 제작한다.
목표 : 논리소자를 스톱워치 설계에 이용하여 디지털 스톱워치의 원리를 이해하고 논리소자의 원리를 이해한다.
*스톱워치의 동작*
O1. 스위치를 누르고 있는동안의 카운팅
- 1/100 sec 속도의 카운팅 (시계역할)
O2. 리셋버튼을 이용한 초기화
- 스톱워치를 대기상태로 전환
· 해피레포트는 다운로드 받은 파일에 문제가 있을 경우(손상된 파일/설명과 다른자료/중복자료 등) 1주일이내 환불요청 시 환불(재충전) 해드립니다.
(단, 단순 변심 및 실수로 인한 환불은 되지 않습니다.)
· 파일이 열리지 않거나 브라우저 오류로 인해 다운이 되지 않으면 고객센터로 문의바랍니다.
· 다운로드 받은 파일은 참고자료로 이용하셔야 하며,자료의 활용에 대한 모든 책임은 다운로드 받은 회원님에게 있습니다.
저작권안내
보고서 내용중의 의견 및 입장은 당사와 무관하며, 그 내용의 진위여부도 당사는 보증하지 않습니다.
보고서의 저작권 및 모든 법적 책임은 등록인에게 있으며, 무단전재 및 재배포를 금합니다.
저작권 문제 발생시 원저작권자의 입장에서 해결해드리고 있습니다. 저작권침해신고 바로가기